SciELO - Scientific Electronic Library Online

 
vol.75 issue156VALIDATION OF SOLUTIONS OBTAINED FOR THE HYDROTHERMAL ECONOMIC DISPATCH PROBLEM USING MIXED BINARY LINEAR PROGRAMMINGIDENTIFICATION OF EXCITATION SYSTEMS: DETAILED ANALYSIS OF METHODOLOGY AND RESULTS author indexsubject indexarticles search
Home Pagealphabetic serial listing  

Services on Demand

Journal

Article

Indicators

Related links

  • On index processCited by Google
  • Have no similar articlesSimilars in SciELO
  • On index processSimilars in Google

Share


DYNA

Print version ISSN 0012-7353On-line version ISSN 2346-2183

Abstract

BOLANOS, FREDDY  and  BERNAL, ÁLVARO. UNA IMPLEMENTACIÓN HARDWARE OPTIMIZADA PARA EL OPERADOR EXPONENCIACIÓN MODULAR. Dyna rev.fac.nac.minas [online]. 2008, vol.75, n.156, pp.55-63. ISSN 0012-7353.

Este documento muestra la optimización del operador Exponenciación Modular, aprovechando la gran flexibilidad de diseño que ofrecen el lenguaje VHDL y los dispositivos tipo FPGA. Debido a que el diseño se hace en un entorno limitado en hardware, la función de costo usada para la optimización considera tanto el tiempo de ejecución (desempeño) del operador, como el área ocupada por el mismo. La optimización se hace teniendo en cuenta tres alternativas distintas para la implementación del operador. Finalmente se comparan estas alternativas en términos de las funciones de costo asociadas a cada una y se discute la viabilidad de su implementación en entornos específicos.

Keywords : Criptografía; Aritmética Modular; Lenguaje VHDL; FPGA.

        · abstract in English     · text in Spanish     · Spanish ( pdf )

 

Creative Commons License All the contents of this journal, except where otherwise noted, is licensed under a Creative Commons Attribution License