SciELO - Scientific Electronic Library Online

 
vol.83 número198Control de alto desempeño de un rectificador PWM trifásico usando control repetitivo de alto ordenDeterminación de las dimensiones del dominio en la modelación numérica de terraplenes índice de autoresíndice de materiabúsqueda de artículos
Home Pagelista alfabética de revistas  

Servicios Personalizados

Revista

Articulo

Indicadores

Links relacionados

  • En proceso de indezaciónCitado por Google
  • No hay articulos similaresSimilares en SciELO
  • En proceso de indezaciónSimilares en Google

Compartir


DYNA

versión impresa ISSN 0012-7353

Resumen

GUZMAN, Ian Carlo; NIETO, Rubén Darío  y  BERNAL, Álvaro. FPGA implementation of the AES-128 algorithm in non-feedback modes of operation. Dyna rev.fac.nac.minas [online]. 2016, vol.83, n.198, pp.37-43. ISSN 0012-7353.  https://doi.org/10.15446/dyna.v83n198.55251.

In this paper, we present a hardware implementation of the pipelined AES-128 algorithm that works on non-feedback modes of operation (ECB and CTR). The architecture was implemented using the Xilinx Virtex 5 FPGA platform. We compared two modes of operation (ECB, CTR) for encryption and decryption according to device utilization, throughput, and security. A clock frequency of 272.59Mhz for the ECB encryption process was obtained, which is equivalent to a throughput of 34.89 Gb/s. Also, we obtained a clock frequency of 199.48Mhz for the decryption process, which is equivalent to a throughput of 25.5Gb/s. In CTR mode, we obtained a clock frequency of 272.59Mhz, which is equivalent to a throughput of 34.89Gb/s.

Palabras clave : AES; G; ECB; CTR; Pipelined; Throughput.

        · resumen en Español     · texto en Inglés     · Inglés ( pdf )

 

Creative Commons License Todo el contenido de esta revista, excepto dónde está identificado, está bajo una Licencia Creative Commons