SciELO - Scientific Electronic Library Online

 
vol.83 issue198High performance control of a three-phase PWM rectifier using odd harmonic high order repetitive controlDetermination of the domain dimensions in embankment numerical modeling author indexsubject indexarticles search
Home Pagealphabetic serial listing  

Services on Demand

Journal

Article

Indicators

Related links

  • On index processCited by Google
  • Have no similar articlesSimilars in SciELO
  • On index processSimilars in Google

Share


DYNA

Print version ISSN 0012-7353

Abstract

GUZMAN, Ian Carlo; NIETO, Rubén Darío  and  BERNAL, Álvaro. Implementación en FPGA del algoritmo AES-128 en modos de operación no realimentados. Dyna rev.fac.nac.minas [online]. 2016, vol.83, n.198, pp.37-43. ISSN 0012-7353.  https://doi.org/10.15446/dyna.v83n198.55251.

En este artículo, presentamos una implementación hardware segmentada del algoritmo AES-128 en modos de operación no realimentados (ECB, CTR). La arquitectura fue implementada en la FPGA Virtex 5 de Xilinx. Dos modos de operación (ECB,CTR) para encriptación y desencriptación de acuerdo a uso de recursos, rendimiento y seguridad fueron comparados. Una frecuencia de reloj de 272.59Mhz para el proceso de encriptación ECB fue obtenida, la cual es equivalente a un rendimiento de 34.89 Gb/s. Además, una frecuencia de reloj de 199.48Mhz para el proceso de desencriptación, equivalente a un rendimiento de 25.5Gb/s fue obtenido. En el modo CTR, una frecuencia de reloj de 272.59Mhz. equivalente a un rendimiento de 34.89Gb/s fue obtenido.

Keywords : AES; G; ECB; CTR; Segmentado; Rendimiento.

        · abstract in English     · text in English     · English ( pdf )

 

Creative Commons License All the contents of this journal, except where otherwise noted, is licensed under a Creative Commons Attribution License