SciELO - Scientific Electronic Library Online

 
vol.37 issue2Model-based implementation of self-configurable intellectual property modules for image histogram calculation in FPGAsResponse surface methodology for estimating missing values in a pareto genetic algorithm used in parameter design author indexsubject indexarticles search
Home Pagealphabetic serial listing  

Services on Demand

Article

Indicators

Related links

  • On index processCited by Google
  • Have no similar articlesSimilars in SciELO
  • On index processSimilars in Google

Share


Ingeniería e Investigación

Print version ISSN 0120-5609

Abstract

OCAMPO-HIDALGO, J.J. et al. Circuito CMOS seguidor de voltaje "rotado" de micro-potencia con salida clase AB usando Técnicas de Compuerta Cuasi-flotante. Ing. Investig. [online]. 2017, vol.37, n.2, pp.82-88. ISSN 0120-5609.  http://dx.doi.org/10.15446/ing.investig.v37n2.62625.

En este trabajo se presenta el diseño y caracterización de un nuevo seguidor de voltaje analógico para aplicaciones de bajo voltaje. La idea principal aquí desarrollada, está basada en el Seguidor de Voltaje "Volteado" y el uso de técnicas de compuerta casi-flotante para lograr un funcionamiento de clase AB. Usando una tecnología CMOS de 0.5 μm, se simuló y se fabricó una celda de prueba. Cuando el circuito propuesto se alimenta con VDD = 1,5V, este presenta un consumo de potencia de tan solo 413 μW. Las mediciones y los resultados experimentales muestran un producto ganancia-ancho de banda de 10 MHz y una distorsión harmónica total de 1,12 % a 1 MHz.

Keywords : Diseño de circuitos integrados CMOS analógicos; compuerta flotante; bajo voltaje; micro-potencia.

        · abstract in English     · text in English     · English ( pdf )