SciELO - Scientific Electronic Library Online

 
vol.37 número2Implementación de módulos de Propiedad Intelectual modificables para el cálculo de histogramas en FPGA sobre un flujo de diseño basado en modelosMetodología de superficie de respuesta para estimar valores faltantes en un algoritmo genético de pareto usado en diseño de parámetros índice de autoresíndice de materiabúsqueda de artículos
Home Pagelista alfabética de revistas  

Servicios Personalizados

Revista

Articulo

Indicadores

Links relacionados

  • En proceso de indezaciónCitado por Google
  • No hay articulos similaresSimilares en SciELO
  • En proceso de indezaciónSimilares en Google

Compartir


Ingeniería e Investigación

versión impresa ISSN 0120-5609

Resumen

OCAMPO-HIDALGO, J.J. et al. A CMOS Micro-power, Class-AB "Flipped" Voltage Follower using the quasi floating-gate technique. Ing. Investig. [online]. 2017, vol.37, n.2, pp.82-88. ISSN 0120-5609.  https://doi.org/10.15446/ing.investig.v37n2.62625.

This paper presents the design and characterization of a new analog voltage follower for low-voltage applications. The main idea is based on the "Flipped" Voltage Follower and the use of the quasi-floating gate technique for achieving class AB operation. A test cell was simulated and fabricated using a 0,5 μm CMOS technology. When the proposed circuit is supplied with VDD = 1,5 V, it presents a power consumption of only 413 μW. Measurement and experimental results show a gain-bandwidth product of 10 MHz and a total harmonic distortion of 1,12 % at 1 MHz.

Palabras clave : CMOS analog integrated circuit design; quasi-floating gate circuits; low voltage; micro-power..

        · resumen en Español     · texto en Inglés     · Inglés ( pdf )