SciELO - Scientific Electronic Library Online

 
 issue68Library for model-based design of image processing algorithms on FPGAsManaging and developing distributed research projects in software engineering by means of action-research author indexsubject indexarticles search
Home Pagealphabetic serial listing  

Services on Demand

Journal

Article

Indicators

Related links

  • On index processCited by Google
  • Have no similar articlesSimilars in SciELO
  • On index processSimilars in Google

Share


Revista Facultad de Ingeniería Universidad de Antioquia

Print version ISSN 0120-6230

Abstract

LOPEZ PARRADO, Alexander; VELASCO MEDINA, Jaime  and  RAMIREZ GUTIERREZ, Julián Adolfo. Implementación eficiente en hardware de un procesador COFDM completo con ecualización de canal robusta y reducción de consumo de potencia. Rev.fac.ing.univ. Antioquia [online]. 2013, n.68, pp.48-60. ISSN 0120-6230.

Este trabajo presenta el diseño de un procesador banda-base para multiplexación por división de frecuencias ortogonales codificada (COFDM) de 12 Mb/s para el estándar IEEE 802.11a. El procesador COFDM banda-base fue diseñado usando circuitos diseñados por nosotros para corrección de fase de portadora, sincronización de tiempo de símbolo, ecualización de canal robusta y decodificación Viterbi. Estos circuitos son flexibles, parametrizados y descritos usando VHDL estructural y genérico. El procesador COFDM banda- base tiene dos dominios de reloj para reducción del consumo de potencia, fue sintetizado sobre un FPGA Stratix II y fue probado experimentalmente usando circuitería de radio frecuencia (RF) a 2.4 GHz.

Keywords : OFDM; FPGAs; radio frecuencia; receptores; codificación de canal; estimación de canal.

        · abstract in English     · text in English     · English ( pdf )