SciELO - Scientific Electronic Library Online

 
vol.17 número1O uso de ameaças à validade para replicar experimentos na captura de requisitos softwareImplementação de algoritmos para efeitos de áudio digital com alta fidelidade usando-se hardware programável índice de autoresíndice de assuntospesquisa de artigos
Home Pagelista alfabética de periódicos  

Serviços Personalizados

Journal

Artigo

Indicadores

Links relacionados

  • Em processo de indexaçãoCitado por Google
  • Não possue artigos similaresSimilares em SciELO
  • Em processo de indexaçãoSimilares em Google

Compartilhar


Ingeniería y Universidad

versão impressa ISSN 0123-2126

Resumo

SANDOVAL-RUIZ, Cecilia Esperanza  e  FEDON-ROVIRA, Antonio. Ing. Univ. [online]. 2013, vol.17, n.1, pp.77-91. ISSN 0123-2126.

Este artículo presenta la configuración paramétrica de un codificador Reed Solomon, mediante lenguaje descriptor de hardware VHDL, orientado a aplicaciones de radio cognitivo, sobre dispositivos FPGA, los cuales soportan la reconfiguración del hardware. A través de un módulo de selección de parámetros diseñado en VHDL y una arquitectura modular, con concatenación de etapas y señales habilitadoras, se permite configurar en el hardware el número de símbolos de información en los RS(255,k), pues son codificadores ampliamente manejados en diversos protocolos de comunicación. En el diseño del codificador, se estableció un modelo basado en la arquitectura de sus componentes; se realizaron las simulaciones y la estimación del consumo de recursos, ofrecidos por la herramienta ISE 11 de Xilinx, y se estudiaron los esquemáticos resultantes, con lo cual se validó el desempeño y profundidad lógica del circuito desarrollado. Así se obtuvo un diseño reconfigurable basado en un modelo de habilitación de etapas, lo que ofrece una alta eficiencia en cuanto a recursos de síntesis.

Palavras-chave : Codificador Reed Solomon; reconfigu-rable; VHDL; FPGA; radio cognitivo.

        · resumo em Português | Inglês     · texto em Espanhol     · Espanhol ( pdf )