SciELO - Scientific Electronic Library Online

 
vol.11 número2Deep brain stimulation modeling for several anatomical and electrical considerationsAdaptive filtering implemented over TMS320c6713 DSP platform for system identification índice de autoresíndice de assuntospesquisa de artigos
Home Pagelista alfabética de periódicos  

Serviços Personalizados

Journal

Artigo

Indicadores

Links relacionados

  • Em processo de indexaçãoCitado por Google
  • Não possue artigos similaresSimilares em SciELO
  • Em processo de indexaçãoSimilares em Google

Compartilhar


Iteckne

versão impressa ISSN 1692-1798

Resumo

NIETO-RAMIREZ, Nathaly  e  NIETO-LONDONO, Rubén Darío. Implementación del algoritmo Threefish-256 en hardware reconfigurable. Iteckne [online]. 2014, vol.11, n.2, pp.149-156. ISSN 1692-1798.

En este artículo se presenta la descripción y los resultados de la implementación en hardware del algoritmo criptográfico Threefish en su proceso de cifrado. La implementación se realizó usando la arquitectura de ronda iterativa sobre la Field Programmable Gate Array (FPGA) Virtex-5 presente en el sistema de desarrollo XUPV5-LX110T. Los resultados posteriores al place and route muestran que el diseño Threefish-256 de ronda iterativa tiene un throughput de 551Mbps.

Palavras-chave : Criptografía; diseño síncrono; FPGA; Threefish; VHDL.

        · resumo em Inglês     · texto em Espanhol     · Espanhol ( pdf )