SciELO - Scientific Electronic Library Online

 
vol.37 número2Rápida generación de parámetros de control del sistema Multi-Infeed a través de la simulación onlineCircuito CMOS seguidor de voltaje "rotado" de micro-potencia con salida clase AB usando Técnicas de Compuerta Cuasi-flotante índice de autoresíndice de materiabúsqueda de artículos
Home Pagelista alfabética de revistas  

Servicios Personalizados

Revista

Articulo

Indicadores

Links relacionados

  • En proceso de indezaciónCitado por Google
  • No hay articulos similaresSimilares en SciELO
  • En proceso de indezaciónSimilares en Google

Compartir


Ingeniería e Investigación

versión impresa ISSN 0120-5609

Resumen

GARCES-SOCARRAS, L.M. et al. Model-based implementation of self-configurable intellectual property modules for image histogram calculation in FPGAs. Ing. Investig. [online]. 2017, vol.37, n.2, pp.74-81. ISSN 0120-5609.  https://doi.org/10.15446/ing.investig.v37n2.62328.

This work presents the development of self-modifiable Intellectual Property (IP) modules for histogram calculation using the model-based design technique provided by Xilinx System Generator. In this work, an analysis and a comparison among histogram calculation architectures are presented, selecting the best solution for the design flow used. Also, the paper emphasizes the use of generic architectures capable of been adjustable by a self-configurable procedure to ensure a processing flow adequate to the application requirements. In addition, the implementation of a configurable IP module for histogram calculation using a model-based design flow is described and some implementation results are shown over a Xilinx FPGA Spartan-6 LX45.

Palabras clave : Digital image processing; histogram calculation; FPGA; xilinx system generator; MATLAB®/Simulink®; self-configuration.

        · resumen en Español     · texto en Inglés     · Inglés ( pdf )