Servicios Personalizados
Revista
Articulo
Indicadores
- Citado por SciELO
- Accesos
Links relacionados
- Citado por Google
- Similares en SciELO
- Similares en Google
Compartir
Momento
versión impresa ISSN 0121-4470
Resumen
LOPEZ, Jorge H.; RESTREPO, Johans y TOBON, Jorge E.. IMPLEMENTACIÓN DEL ALGORITMO PARA EL CALCULO DE LA RAÍZ CUADRADA EN UN ARREGLO FPGA USANDO REPRESENTACIÓN DE PUNTO FIJO. Momento [online]. 2018, n.57, pp.41-49. ISSN 0121-4470. https://doi.org/10.15446/mo.n57.70377.
En este trabajo se presenta la implementation de la raíz cuadrada de un número en un dispositivo FPGA. El algoritmo usado no es un algoritmo de convergencia, por tanto, la exactitud del cálculo es muy alta, además no existen restricciones de ningún tipo para que la operación sea llevada a cabo. El uso de hardware en la FPGA es mucho menor que el usado por otros algoritmos que también calculan la raíz cuadrada de un número. Para representar el número se usa la representación de punto fijo, para ello se usan dos parámetros, N y M, donde N define el número de bits que representan la parte entera y M define el número de bits de la parte fraccional. M y N son definidos en la síntesis del módulo.
Palabras clave : VHDL; FPGA; Operation; Raíz Cuadrada; VLSI.